Intel 2760QM Datový list Strana 233

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 564
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 232
Datasheet, Volume 2 233
Processor Integrated I/O (IIO) Configuration Registers
3.3.8 Intel
®
VT-d Memory Mapped Register
Intel VT-d registers are all addressed using aligned DWord or aligned QWord accesses.
Any combination of bits is allowed within a DWord or QWord access. The Intel VT-d
remap engine registers corresponding to the non-Isochronous port represented by
Device 0, occupy the first 4 K of offset starting from the base address defined by
VTBAR register. The Intel VT-d Isochronous remap engine registers occupies the second
4 K of offset starting from the base address.
Figure 3-3. Base Address of Intel VT-d Remap Engines
Non-Isoch Intel VT-d
Isoch Intel VT-d
VT_BAR
VT_ BAR + 8 KB Total
VT_ BAR + 4 KB
Zobrazit stránku 232
1 2 ... 228 229 230 231 232 233 234 235 236 237 238 ... 563 564

Komentáře k této Příručce

Žádné komentáře